使用延迟状态来记住前两个周期的信号状态,您可以简单地检查信号变化: 0 -> 1 -> 0 (即,一个周期脉冲输入)。当然也可以使用 FSM(有限状态机)。
//capture the signal and delay 2 cycles
always @(posedge clk or negedge rerst)
if(~reset) begin
Q1 <= #1 1'b0;
Q2 <= #1 1'b0;
end else begin
Q1 <= #1 D; // delay T - 1
Q2 <= #1 Q1; // delay T - 2
end
assign pulse_high = ~D & Q1 & ~Q2;
标签:周期,检查,脉冲,状态机,电路,信号,输入 来源: https://www.cnblogs.com/fuqiangblog/p/16685785.html
本站声明: 1. iCode9 技术分享网(下文简称本站)提供的所有内容,仅供技术学习、探讨和分享; 2. 关于本站的所有留言、评论、转载及引用,纯属内容发起人的个人观点,与本站观点和立场无关; 3. 关于本站的所有言论和文字,纯属内容发起人的个人观点,与本站观点和立场无关; 4. 本站文章均是网友提供,不完全保证技术分享内容的完整性、准确性、时效性、风险性和版权归属;如您发现该文章侵犯了您的权益,可联系我们第一时间进行删除; 5. 本站为非盈利性的个人网站,所有内容不会用来进行牟利,也不会利用任何形式的广告来间接获益,纯粹是为了广大技术爱好者提供技术内容和技术思想的分享性交流网站。