ICode9

精准搜索请尝试: 精确搜索
首页 > 其他分享> 文章详细

system verilog里面的压缩数组

2022-06-05 10:03:51  阅读:235  来源: 互联网

标签:压缩 system 尺寸 verilog 数组 bit 声明 r32


数组

在Verilog中可以声明一个数组类型,reg和线网类型还可以具有一个向量宽度。在一个对象名前面声明的尺寸表示向量的宽度,在一个对象名后面声明的尺寸表示数组的深度。例如:

1 reg[7:0] r1[1:256]; // 256个8位的变量

在SystemVerilog中我们使用不同的术语表示数组:使用“压缩数组(packed array)”这一术语表示在对象名前声明尺寸的数组;使用“非压缩数组(unpacked array)”这一术语表示在对象名后面声明尺寸的数组。压缩数组可以由下面的数据类型组成:bit、logic、reg、wire以及其它的线网类型。无论是压缩数组还是非压缩数组都可以声明成多维的尺寸。

复制代码
1 bit[7:0] a; // 一个一维的压缩数组
2 
3 bit b[7:0]; //一个一维的非压缩数组
4 
5 bit[0:11][7:0] c; //一个二维的压缩数组
6 
7 bit[3:0][7:0] d[1:10]; // 一个包含10个具有4个8位字节的压缩数组的非压缩数组
复制代码

非压缩尺寸在压缩尺寸之前引用,这就允许将整个压缩数组作为一个单一的元素进行引用。在上面的例子中,d[1]引用非压缩数组的一个单一元素,这个元素是一个包含4个字节的数组。

 

对于systemverilog,定义bit[3:0][7:0]r32;初始化r32=32'hdead_adcd;

r32是压缩数组
r32有32比特
r32[3]代表最高位字节de
r32[3][7]在压缩数组中是位置最左边的,代表最高位位比特1

标签:压缩,system,尺寸,verilog,数组,bit,声明,r32
来源: https://www.cnblogs.com/sheyue/p/16343418.html

本站声明: 1. iCode9 技术分享网(下文简称本站)提供的所有内容,仅供技术学习、探讨和分享;
2. 关于本站的所有留言、评论、转载及引用,纯属内容发起人的个人观点,与本站观点和立场无关;
3. 关于本站的所有言论和文字,纯属内容发起人的个人观点,与本站观点和立场无关;
4. 本站文章均是网友提供,不完全保证技术分享内容的完整性、准确性、时效性、风险性和版权归属;如您发现该文章侵犯了您的权益,可联系我们第一时间进行删除;
5. 本站为非盈利性的个人网站,所有内容不会用来进行牟利,也不会利用任何形式的广告来间接获益,纯粹是为了广大技术爱好者提供技术内容和技术思想的分享性交流网站。

专注分享技术,共同学习,共同进步。侵权联系[81616952@qq.com]

Copyright (C)ICode9.com, All Rights Reserved.

ICode9版权所有